INFORMACJA
Dodano nowe materiały, należy załadować nową kopię strony z serwera.
Podstawy techniki cyfrowej


Strona główna

Wróć

Poziom wyżej

Spis sekcji

↓ Algebra Boole'a ↓   ↓ Elektronika analogowa ↓   ↓ Bramki logiczne ↓   ↓ Mapa Karnaugh ↓

↓ Układy kombinacyjne ↓   ↓ Multipleksery ↓   ↓ Kodery ↓   ↓ Przerzutniki ↓

↓ Generatory ↓   ↓ Liczniki asynchron. ↓   ↓ Liczniki synchron. ↓   ↓ Automaty sekwencyjne ↓

↓ Dodatki ↓

1. Algebra Boole'a [Boolean algebra]
Typologia układów cyfrowych
Funkcja Boolowska
Aksjomaty algebry Boole'a
Zupełność binarna
Funkcja Boolowska liniowa
Prymitywy symulacyjne
Przykład #1 funkcji Boolowskiej
Przykład #2 funkcji Boolowskiej
Postać dziesiętna funkcji Boolowskiej
Przedstawienie funkcji Boolowskiej
Postać sumacyjna i iloczynowa
Minterm oraz maxterm
Równoważność sumy i iloczynu
Twierdzenie o rozkładzie
Kanoniczna postać sumy
Algebraiczna metoda upraszczania f. logicznej - przykład
Zadania z upraszczania funkcji Boolowskich
Zadania z przekształceń algebraicznych

↑ Wróć ↑

2. Elektronika analogowa [Analogue electron.]
Tranzystor bipolarny
Układy scalone TTL
Poziomy napięć TTL
Fizyczna realizacja bramek
Bramka NOT - analiza pracy tranzystora
Realizacja fizyczna bramek NOT, AND, OR na tranzystorach
Realizacja fizyczna bramek NAND, NOR na tranzystorach
Realizacja fizyczna bufora nieodwracającego
Sygnał
Kwantyzacja sygnału ciągłego
Czujnik światła - LM393

↑ Wróć ↑

3. Bramki logiczne [Logical gates]
Wszystkie funkcje Boolowskie 2-argumentowe
Podstawowe bramki logiczne
Bramki logiczne wielowejsciowe
Zbiory bramek funkcjonalnie pełne
Realizacja fizyczna bramki logicznej
Fizyczna budowa wnętrza scalonej bramki 7400
Łączenie bramek logicznych - przykład 1
Łączenie bramek logicznych - przykład 2
Łączenie bramek logicznych - przykład 3
Schemat bramek - dobra praktyka rysowania
Skrócenie algebraiczne na schemacie połączeń bramek
Bramki logiczne scalone - seria 74xx
Nota katalogowa układu UCY7400
Opóźnienie sygnału cyfrowego
Opóźnienie sygnału cyfrowego - symulacja
Zjawisko hazardu
Hazard statyczny
Prawa de Morgana - wizualizacja
Prawa de Morgana
Przekształcenia NAND oraz NOR
Zadania z przekształceń funkcji do postaci NAND, NOR
Zadania z rysowania schematów bramek logicznych
Materiały źródłowe
Nota katalogowa układu UCY7400 - bramka NAND
Nota katalogowa układu SN7402 - bramka NOR
Nota katalogowa układu UCY7404 - bramka NOT
Nota katalogowa układu SN7408 - bramka AND
Nota katalogowa układu 7432 - bramka OR
Nota katalogowa układu UCY7486 - bramka XOR

↑ Wróć ↑

4. Mapa Karnaugh [Map of Karnaugh]
Kod Gray'a - cechy
Generator kodu Gray'a
Algorytm generatora 4-bitowego kodu Gray'a - język C++
Układ elektroniczny konwertujący kod binarny na kod Gray'a
Siatka Karnaugh
Grupowanie
Grupowanie
Odczytywanie tablicy
Generowanie wzoru dla sumy produktów
Reguła wyznaczania grup
Reguła wyznaczania grup
Reguła wyznaczania grup
Zaznaczanie grup 0 oraz 1 - porównanie
Odczytywanie tablicy Karnaugh (3 zmienne)
Indeksowanie tablicy (4 zmienne)
Odczytywanie tablicy Karnaugh (4 zmienne)
Odczytywanie tablicy Karnaugh (4 zmienne)
Odczytywanie tablicy Karnaugh (4 zmienne)
Odczytywanie tablicy Karnaugh (4 zmienne)
Odczytywanie tablicy Karnaugh (4 zmienne)
Odczytywanie tablicy Karnaugh (4 zmienne)
Odczytywanie tablicy Karnaugh (4 zmienne)
Odczytywanie tablicy Karnaugh (4 zmienne)
Wizualizacja 3D siatki Karnaugh (4 zmienne)
Wartość nieokreślona
Wartość nieokreślona
Grupowanie zer (4 zmienne)
5 zmiennych
Odczytywanie tablicy Karnaugh (5 zmiennych) - sąsiedztwo
Odczytywanie tablicy Karnaugh (5 zmiennych) - sąsiedztwo
Odczytywanie tablicy Karnaugh (5 zmiennych) - prawidłowa grupa
Odczytywanie tablicy Karnaugh (5 zmiennych) - zła grupa
Odczytywanie tablicy Karnaugh (5 zmiennych)
Odczytywanie tablicy Karnaugh (5 zmiennych)
Odczytywanie tablicy Karnaugh (5 zmiennych)
Odczytywanie tablicy Karnaugh (5 zmiennych)
Odczytywanie tablicy Karnaugh (5 zmiennych)
Odczytywanie tablicy Karnaugh (5 zmiennych)
Zadania - optymalizacja na siatce Karnaugh
Usuwanie losowości
Grupy antyhazardowe
Kod Gray'a w walce z losowością
Kostka logiczna
Kostka logiczna - kod Gray'a
Kostka logiczna - funkcja 2-argumentowa
Kostka logiczna - funkcja 3-argumentowa
Funkcja XOR
Przedstawienie funkcji XOR na siatce Karnaugh

↑ Wróć ↑

5. Układy kombinacyjne [Combinational circuits]
Synteza układu kombinacyjnego
Sumator
Subtraktor
Komparator
Jednostka arytmetyczno-logiczna
Multiplikator dwubitowy
Układ sprawdzający parzystość
Funkcja większościowa
Sterownik wskaźnika kolejowego - zadanie
Układ sterowania funkcjami logicznymi
Przebieg czasowy w układach kombinacyjnych
Sumator 2-bitowy

↑ Wróć ↑

6. Multipleksery [Multiplexers]
Bramki trójstanowe
Linie sygnałowe dwukierunkowe
Linia sygnałowa dwukierunkowa - przykład
Multiplekser i demultiplekser - model mechaniczny
Multiplekser
Demultiplekser
Multipleksacja/demultipleksacja danych
Tabela logiczna multipleksera
Realizacja selektora 4-wyjściowego na bramkach
Realizacja multipleksera 4-1 na bramkach
Realizacja multipleksera 4-1 na bramkach
Multipleksery scalone z serii 74xx
Multipleksacja - ręczny wybór adresu
Multipleksacja - automatyczna zmiana adresu
Multiplekser jako funkcja logiczna
Przedstawienie funkcji logicznej na multiplekserze
Przełącznik linii sygnałowych

↑ Wróć ↑

7. Kodery [Coders]
Przetworniki kodów cyfrowych
Mechaniczny zadajnik kodu BCD
Kodery cyfrowe
Podstawowe kody cyfrowe
Dekoder binarny
Realizacja dekodera na bramkach
Transkoder BCD
Wyświetlacz 7-segmentowy
Przykład użycia wyśw. 7-segm.
Koder priorytetowy - przykład
Matryca ledowa 4 x 4

↑ Wróć ↑

8. Przerzutniki [Flip-flops]
Sposoby opisu przerzutników synchronicznych
Graf opisu przerzutnika
Wyzwalanie przerzutnika
Przerzutnik
Rodzaje przerzutników
Wykorzystanie przerzutników
Wyprowadzenie przerzutnika asynchronicznego SR
Równania Boolowskie przerzutnika SR
Przebieg czasowy przerzutnika SR
Implementacja programowa przerzutnika SR - język C++
Tabele opisu przerzutników
Konwersja przerzutnika
Konwersja przerzutników - przykłady
Zatrzask
Asynch. przerzutnik SR na bramkach NAND
Wprowadzenie synchronizacji do SR
Synch. przerzutnik SR na bramkach NAND
Rejestr przesuwny
Rejestr przesuwny na przerzutnikach D
Generator liczb pseudolosowych na przerzutnikach D
Zatrzask
Układ pamięci RAM o pojemności 1 bita

↑ Wróć ↑

9. Generatory [Generators]
Typy generatorów sygnałów cyfrowych
Sprzężenie zwrotne
Multiwibrator astabilny na bramce NAND
Multiwibrator astabilny na układzie 555
Uniwibrator monostabilny na układzie 555
Generator bistabilny na układzie 555

↑ Wróć ↑

10. Liczniki asynchroniczne [Asynch. count.]
Typologia liczników asynchronicznych
Liczniki z przerzutników
Tworzenie dwójki liczącej
Dwójka licząca
Licznik wprzód - ogólny schemat
Dzielnik częstotliwości sygnału CLK
Rodzaje połączeń dwójek liczących
Połączenia dwójek liczących oraz przebiegi czasowe
Licznik mod 5
Licznik mod 6
Licznik mod 7
Licznik mod 10 - licznik BCD
Licznik binarny wstecz 3-bitowy
Licznik binarny wstecz 4-bitowy z JK
Licznik mod 4 na przerzutnikach typu D
Licznik mod 8 wprzód i wstecz z JK
Licznik mod 8 parzysty
Licznik mod 6 wstecz na JK
Przebieg czasowy licznika mod 8
Przebieg czas. licz. mod 8 - odlicz. wprzód i tył
Przebieg czasowy licznika mod 7
Łączenie dwójek liczących - zestawienie mozliwych sytuacji
Licznik mod 5 liczący wprzód
Zadania z dwójek liczących
Liczniki scalone
Układ scalony 7490 - licznik dekadowy
Układ scalony 7492 - licznik dwunastkowy
Układ scalony 7493 - licznik binarny
Schemat wewnętrzny układów 749x
Dekompozycja układu 7490
Układ 7490 w trybie dwóch podliczników
Liczniki modulo n na układzie 7493
Licznik modulo 1000 na układach 7490
Licznik mod 27 na układach 7490
Licznik mod 6 na układzie 7493 (zatrzyma się na 5)
Licznik mod 6 na układzie 7493 (zatrzyma się na 0)
Licznik mod 15 na układzie 7493
Licznik rewersyjny na układzie 7493
Licznik dekadowy na układzie 7490
Licznik wsteczny na układach 749x

↑ Wróć ↑

11. Liczniki synchroniczne [Synch. counters]
Schemat ogólny układu synchronicznego
Licznik równ. jako automat sekwencyjny
Równoległy licznik zupełny mod 8
Równoległy licznik zupełny mod 16
Przykład syntezy licznika równ. mod 6
Równoległy licznik mod 6
Synteza licznika równ. o dowolnej sekwencji
Równoległy licznik zupełny mod 8 - odliczanie wstecz
Licznik dekadowy mod 10
Przebieg czasowy licznika synchronicznego - mod 16
Przebieg czasowy licznika synchronicznego - mod 8
Zachowanie nieoczekiwane licznika równoległego
Równoległy licznik o dowolnej sekwencji
Zadania
Zadania projektowe z liczników równoległych

↑ Wróć ↑

12. Automaty sekwencyjne [Seq. automata]
Automaty sekwencyjne
Typologia automatów sekwencyjnych
Automaty i grafy reprezentujące automaty
Automat sterowania semaforami
Automat Moore'a
Automat Moore'a
§ Automat Moore'a - rozpoznawanie sekwencji
Automat rozpoznający sekwencję "abb" - graf przejść
Synteza automatu rozpoznającego sekwencję "abb"
Automat rozpoznajacy sekwencję "abb" - schemat
Automat rozpoznający sekwencję "abb" (1)
Automat rozpoznający sekwencję "abb" (2)
§ Automat Moore'a - tablica pierwotna
Tablica pierwotna automatu Moore'a
Rodzaje redukcji stanów w tabeli pierwotenj
Rodukcja stanów równoważnych - przykład I
Rodukcja stanów równoważnych - przykład II
Redukcja tabeli pierwotnej - przykład 1
Tablica pierwotna - przykład II
Tablica pierwotna - przykład II (przed redukcją)
Tablica pierwotna - przykład II (po redukcji)
Zadania
Redukcja tabeli pierwotnej - zadania
§ Automat Moore'a - asynchroniczny
Wyścig krytyczny - zapobieganie
Kodowanie stanów - usunięcie wyścigu krytycznego
Kodowanie na kostce binarnej - różnice sąsiednie
Synteza automatu asynchronicznego - przykład I
Optymalizacja na kostce logicznej - przykład I
Synteza automatu asynchronicznego - przykład II
Synteza automatu asynchronicznego - przykład III
Automat asynchroniczny - symulacja przykład III
Implementacja automatu z przykładu III - język C++
Formy reprezentacji automatu asunchronicznego Moore'a
Zadania
Synteza automatu Moore'a - zadania
Automat Mealy'iego
Automat Mealy'iego
§ Automat Mealy'ego - rozpoznawanie sekwencji
Automat rozpoznający sekwencję "abb" - graf przejścia
Synteza automatu rozpoznającego sekwencję "abb"
Automat rozpoznajacy sekwencję "abb" - schemat
Automat rozpoznający sekwencję "abb" (1)
§ Konwersja automatów
Konwersja automatu Moore'a i Mealy'ego - przykład (1)

↑ Wróć ↑

Materiały dodatkowe i literatura
Symbole elektroniczne

Hiperłącze
Podręcznik do elektroniki cyfrowej
[ebook]

Hiperłącze
Siatki Karnaugh
[ebook]

Hiperłącze
Układy kombinacyjne
[ebook]

Hiperłącze
Online Karnaugh Map
[Karnaugh-Veitch Map]

Hiperłącze
Online database of integrated circuits pinouts
[mil.ufl.edu]

Hiperłącze
Symulator układów elektronicznych online
[falstad.com]

↑ Wróć ↑

Posłowie
Fluctuat nec mergitur.
Nieznany
Zmodyfikowano: 10 February 2024
Iustinianus 2024